为了正常的体验网站,请在浏览器设置里面开启Javascript功能!

实验五 数据选择器

2019-05-06 6页 doc 86KB 21阅读

用户头像

is_196623

暂无简介

举报
实验五 数据选择器实验五  数据选择器 一.实验目的 1.熟悉中规模集成数据选择器的逻辑功能及测试方法。 2.学习用集成数据选择器进行逻辑设计。 二.实验原理 数据选择器是常用的组合逻辑部件之一。它由组合逻辑电路对数字信号进行控制来完成较复杂的逻辑功能。它有若干个数据输入端 、 、…,若干个控制输入端 、 、…和一个输出端 。在控制输入端加上适当的信号,即可从多个输入数据源中将所需的数据信号选择出来,送到输出端。使用时也可以在控制输入端上加上一组二进制编码程序的信号,使电路按要求输出一串信号,所以它也是一种可编程的逻辑部件。 中规...
实验五  数据选择器
实验五  数据选择器 一.实验目的 1.熟悉中规模集成数据选择器的逻辑功能及测试方法。 2.学习用集成数据选择器进行逻辑。 二.实验原理 数据选择器是常用的组合逻辑部件之一。它由组合逻辑电路对数字信号进行控制来完成较复杂的逻辑功能。它有若干个数据输入端 、 、…,若干个控制输入端 、 、…和一个输出端 。在控制输入端加上适当的信号,即可从多个输入数据源中将所需的数据信号选择出来,送到输出端。使用时也可以在控制输入端上加上一组二进制编码程序的信号,使电路按输出一串信号,所以它也是一种可编程的逻辑部件。 中规模集成芯片74LS153为双四选一数据选择器,引脚排列如图7—1所示,其中 , , , 为四个数据输入端,Y为输出端, , 为控制输入端(或称地址端)同时控制两个四选一数据选择器的工作, 为工作状态选择端(或称使能端)。74LS153的逻辑功能如7—1所示,当 时电路不工作,此时无论 、 处于什么状态,输出Y总为零,即禁止所有数据输出,当 时,电路正常工作,被选择的数据送到输出端,如 ,则选中数据 输出。 图7—1              图7—2 表7—1 输 入 输 出 1 =2 A1 A0 1Y 2Y 1 0 0 0 0 × 0 0 1 1 × 0 1 0 1 0 1D0 1D1 1D2 1D3 0 2D0 2D1 2D2 2D3           当 =0时,74LS153的逻辑表达式为 中规模集成芯片74LS151为八选一数据选择器,引脚排列如图7—2所示。其中D0—D7为数据输入端, 为输出端, 、 、 为地址端,74LS151的逻辑功能如表7—2所示。逻辑表达式为 数据选择器是一种通用性很强的中规模集成电路,除了能传递数据外,还可用它设计成数码比较器,变并行码为串行码及组成函数发生器。本实验内容为用数据选择器设计函数发生器。 用数据选择器可以产生任意组合的逻辑函数,因而用数据选择器构成函数发生器方法简便,线路简单。对于任何给定的二输入变量逻辑函数均可用四选一数据选择器来实现,同时对于三输入变量逻辑函数可以用八选一数据选择器来实现。应当指出,数据选择器实现逻辑函数时,要求逻辑函数式变换成最小项表达式,因此,对函数化简是没有意义的。 例:用八选一数据选择器实现逻辑函数 写出F的最小项表达式 先将函数F的输入变量A、B、C加到八选一的地址端A2、A1、A0,再将上述最小项表达式与八选一逻辑表达式进行比较(或用两者卡诺图进行比较)不难得出 D0=D1=D2=D4=0        D3=D5=D8=D7=1 图7—3为八选一数据选择器实现F=AB+BC+CA的逻辑图。 如果用四选一数据选择器实现上述逻辑函数,由于选择器只有两个地址端 、 ,而函数F有三个输入变量,此时可把变量A、B、C分成两组,任选其中两个变量(如A、B)作为一组加到选择器的地址端,余下的一个变量(如C)作为另一组加到选择器的数据输入端,并按逻辑函数式的要求求出加到每个数据输入端D0—D7的C的值。选择器输出Y便可实现逻辑函数F。 当函数F的输入变量小于数据选择器的地址端时,应将不用的地址端及不用的数据输入端都接地处理。 三.实验设备与器件 1.双四选一数据选择器74LS153×2 2.八选一数据选择器74LS151×1 四.实验内容 1.测试74LS153双四选一数据选择器的逻辑功能。 地址端、数据输入端、使能端接逻辑开关,输出端接0—1指示器,按表7—1逐项进行功能验证。 2.测试74LS151八选一数据选择器的逻辑功能。 按表7—2逐项进行功能验证。 表7—2 输 入 输 出 A2 A1 A0 Y 1 × × × 0 1 0 0 0 0 D0 0 0 0 1 D1 0 0 1 0 D2 0 0 1 1 D3 0 1 0 0 D4 0 1 0 1 D5 0 1 1 0 D6 0 1 1 1 D7         3.用74LS153实现构成全加器功能 全加器和数Sn及向高位进位数Cn的逻辑方程为 图7—4为用74LS153实现全加器的接线图,按图连接实验电路,测试全加器的逻辑功能,之。 五.实验报告 1.74LS153和74LS151的逻辑功能。 2.总结用数据选择器构成全加器的优点。 3.论证自己设计各逻辑电路的正确性及优缺点。
/
本文档为【实验五 数据选择器】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。 本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。 网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。

历史搜索

    清空历史搜索