硬件:无论是运放接成同相还是反向放大电路,其输入端悬空时,输出端的电压是多少?我的模拟电子比较弱,请大侠们指教 [jlwg] 2006-7-12 21:33:23
在一个产品中用双运放接成双入双出差动放大电路(与三运放仪表放大器的前两个运放电路相
似),因为产品中被测量的信号源并不总是连接在线的,所以当我把信号源去掉时(即运放的输入
端悬空),测量运放的输出对地电压几乎等于给运放的供电的正电源电压,而这个共模电压超出
了a/d的准许范围,接上信号之后,因为信号的共模电压较低,所以再测量运放的输出的公模电
压就满足a/d的要求了(因为这个电路的共模放大倍数为1)。请问为什么运放输入悬浮时,其输出
共模电压几乎为电源电压?
· 与特定OP内部结构有关 [南郭先生] 2006-7-12 21:35:37
· 是否是说,这种情况下,有的op的输出是上轨,有的op的输出可能就很小? [jlwg] 2006-7-12 21:37:49
· 对 [南郭先生] 2006-7-12 21:39:25
· 如果你不想浮空,接个上兆的电阻就行,除非信号源阻抗特别高 [南郭先生] 2006-7-12 21:44:56
· 是否是这么接:大电阻(越大越好)的一端接运放输入端,另一端接地?这样就可以保证撤销信号时共模电压几乎为0,而 [jlwg] 2006-7-12 21:52:06
加上信号后又可以保证信号被正确的放大并且失真很小。
· 不是越大越好,要看OP输入结构 [南郭先生] 2006-7-12 21:58:25
双极的就比MOS或JFET接的电阻小
· 相关知识点--见内: [jlwg] 2006-7-18 19:46:46
对于运放:如果没有输入信号时将两个输入端联在一起,输出一般会饱和,或者是Vcc或者是Vee
(不能预测)。
与本文问题相关的知识点还有:
Op amps, in-amps, and difference amps all provide common-mode rejection.
However, in-amps and diff amps are designed to reject common-mode signals so
that they do not appear at the amplifier’s output. In contrast, an op amp
operated in the typical inverting or noninverting amplifier configuration will
process common-mode signals, passing them through to the output, but will not
normally reject them.
In the other words,In a typical inverting or noninverting amplifier circuit
using an op amp, both the signal voltage and the common-mode voltage appear at
the amplifier output.