为了正常的体验网站,请在浏览器设置里面开启Javascript功能!

系统结构Chpt3

2010-10-24 50页 ppt 788KB 18阅读

用户头像

is_530219

暂无简介

举报
系统结构Chpt3null计算机系统结构计算机系统结构第一章 基本概念 第二章 指令系统 第三章 存储系统 第四章 输入输出系统 第五章 标量处理机第六章 向量处理机 第七章 互连网络 第八章 并行处理机 第九章 多处理机第三章 存储系统第三章 存储系统  现代计算机系统都以存储器为中心,在计算机运行过程中,存储器是各种信息存储和交换的中心。3.1 存储系统原理3.2 虚拟存储器3.3 高速缓冲存储器 (Cache)3.4 三级存储系统null3.1 存储系统原理什么是存储系统(存储体系、存储器层次) 为什么研究存储系统? 存...
系统结构Chpt3
null计算机系统结构计算机系统结构第一章 基本概念 第二章 指令系统 第三章 存储系统 第四章 输入输出系统 第五章 标量处理机第六章 向量处理机 第七章 互连网络 第八章 并行处理机 第九章 多处理机第三章 存储系统第三章 存储系统  现代计算机系统都以存储器为中心,在计算机运行过程中,存储器是各种信息存储和交换的中心。3.1 存储系统原理3.2 虚拟存储器3.3 高速缓冲存储器 (Cache)3.4 三级存储系统null3.1 存储系统原理什么是存储系统(存储体系、存储器层次) 为什么研究存储系统? 存储系统的性能指标如何示? 如何构成存储系统?3.1.1 存储系统的定义3.1.2 存储器的层次结构3.1.3 存储器的频带平衡3.1.4 并行存储器null3.1.1 存储系统的定义在一台计算机中,通常有多种存储器种类:主存储器、Cache、通用寄存器、先行缓 冲存储器、磁盘存储器、磁带存储器、光盘存储 器等 材料工艺:ECL、TTL、MOS、磁表面、激光, SRAM,DRAM访问方式:直接译码、先进先出、随机访问、 相联访问、块传送、文件组null存储系统的关键是如何组织好速度、容量和价格 均不相同的存储器,使这个存储器的速度接近速 度最快的那个存储器,存储容量与容量最大的那 个存储器相等,单位容量的价格接近最便宜的那 个存储器。存储器的主要性能:速度、容量、价格 速度用存储器的访问周期、读出时间、频带宽度等表示。 容量用字节B、千字节KB、兆字节MB和千兆字节GB等单位表示。 价格用单位容量的价格表示,如$/bit。null1、存储系统(存储体系、存储层次)的定义两个或两个以上速度、容量和价格各不相同的 存储器用硬件、软件、或软件与硬件相结合的 方法连接起来成为一个存储系统。这个系统对 应用程序员透明,并且,从应用程序员看,它 是一个存储器,这个存储器的速度接近速度最 快的那个存储器,存储容量与容量最大的那个 存储器相等,单位容量的价格接近最便宜的那 个存储器。nullM1 (T1, S1, C1)从外部看:M2 (T2, S2, C2)Mn (Tn, Sn, Cn)T≈min(T1, T2, …, Tn), 用存储周期表示 S = max(S1, S2, …, Sn), 用MB或GB表示 C≈min(C1, C2, …, Cn), 用每位的价格表示null在一般计算机系统中主要有两种存储系统: Cache存储系统:由Cache和主存储器构成。主要目的:提高存储器速度 虚拟存储系统:由主存储器和磁盘存储器构成 主要目的:扩大存储器容量CacheCache存储系统主存储器从系统程序员的角度看, 速度接近Cache的速度 存储容量是主存的容量 每位价格接近主存储器null2、存储系统的容量 要求: 存储系统的容量等于M2存储器的容量 提供尽可能大、能随机访问的地址空间。主存储器虚拟存储系统磁盘存储器从应用程序员的角度看, 速度接近主存储器的速度 存储容量是虚拟地址空间 每位价格接近磁盘存储器nullM1 (S1, C1 , T1)M2 (S2, C2 , T2)方法有两种: 只对M2存储器进行编址,M1存储器只在内部编址。另外一个容量很大的逻辑地址空间3、存储系统的单位容量平均价格计算公式:S2>>S1时, C≈C2, 但 S2与S1不能相差太大null4、存储系统的速度表示方法:访问周期、存取周期、存储周期、存取时间、读出时间等命中率定义:在M1存储器中访问到的概率 N1: M1的访问次数 N2: M2的访问次数访问周期与命中率的关系:T=HT1+(1-H)T2当命中率H→1时,T→T1null存储系统的访问效率:存储系统的访问效率主要与命中率和两级存储 器的速度之比有关例3.1:假设T2=5T1,在命中率H为0.9和0.99两 种情况下,分别计算存储系统的访问效率。解:当H=0.9时, e1=1/(0.9+5(10.9))=0.72当H=0.99时, e2=1/(0.99=5(10.99))=0.96null提高存储系统速度的两条途径: 一是提高命中率H 二是两个存储器的速度不要相差太大 其中第二条有时做不到(如虚拟存储器),主要依靠提高命中率例3.2:在虚拟存储系统中,两级存储器的速度相差特 别悬殊T2=105T1。如果要使访问效率e=0.9, 问需要有多高的命中率?null0.9H+90000(1H)=1 89999.1H=89999其中:H’是采用预取技术后的命中率;H是原来的命中率;n为数据块大小与数据重复使用次数的乘积。解:得: H=0.999998888877777...≈0.9999995、采用预取技术提高命中率方法:不命中时,把M2存储器中相邻几个单元 组成的一个数据块都取出来送入M1存储器中。计算公式:null证明:采用预取技术之后,不命中率降低n倍: 也可以采用另外一种证明方法:在原有命中率 计算公式中,把访问次数扩大到n倍,这时,由 于采用了预取技术,命中次数为:nN1+(n1)N2 , 不命中次数仍为N2,因此新的命中率为:null例3.3:在一个Cache存储系统中,当Cache的块大小为一个字时,命中率H=0.8;假设数据的重复利用率为5,计算块大小为4个字时,Cache存储系统的命中率是多少?假设T2=5T1,分别计算访问效率。解:n=45=20, 采用预取技术后, 命中率提高到:Cache块为1个字大时, H=0.8, 访问效率为:Cache块为4个字大时, H=0.99, 访问效率为:null例3.4:在一个虚拟存储系统中,T2=105 T1,原来的命中率只有0.8, 如果访问磁盘存储器的数据块大小为4K字,并要求访问效率不 低于0.9,计算数据在主存储器中的重复利用率至少为多少?解:假设数据在主存储器中的重复利用率为m,根据前面的给出关系:解方程组得m=44,即数据在主存储器中的重复利用率至少为44次。null3.1.2 存储器的层次结构多个层次的存储器:Register Files  Buffers(Lookahead)  Cache  Main Memory  Online Storage  Off-line Storage如下页图所示,如果用I表示层数,则有: 工作速度:Ti<Ti+1 存储容量:Si<Si+1 单位价格:Ci>Ci+1null访问速度越来越快每位的价格越来越便宜 存储容量越来越大CPU 内部null各级存储器的主要性能特性存储器层次通用寄存器缓冲栈Cache存储周期< 10ns< 10ns10 - 60ns存储容量< 512B< 512B8K-2MB价格$c/KB1200803.2访问方式直接译码先进先出相联访问材料工艺ECLECLSRAM分配管理编译器分配硬件调度硬件调度带宽400-8000400-1200200-800(待续)null各级存储器的主要性能特性(续)存储器层次磁盘存储器主存储器存储周期10 - 30ms60-300ns存储容量1G-1TB32M-1GB价格$c/KB0.010.36访问方式块访问随机访问材料工艺磁表面DRAM分配管理系统/用户操作系统带宽10-10080-160脱机存储器2 - 20 min5G-10TB0.0001文件组磁、光等系统/用户0.2 - 0.6nullCPU与主存储器的速度差距越来越大 1955年,第一台大型机IBM704,CPU和主存 储器的工作周期均为12微秒,目前,CPU的工作 速度提高了4个数量级以上,主存储器的工作速度 仅提高两个数量级。今后,CPU与主存储器的速度差距会更大研究存储系统的目的就是要找出解决这一问题 的办法。null3.1.3 频带平衡计算机中各级存储器频带应该达到平衡 例如: 一台速度为500MIPS的计算机系统, 主存储器的各种访问源的频带宽度如下: CPU取指令: 500MW/s CPU取操作数和保存运算结果:1000MW/s 各种输入输出设备访问存储器:50MW/s 三项相加,要求存储器的频带宽度不低于1 550MW/s, 访问周期不大于0.64ns, 实际上目前主存储器的工作周期为100ns左右, 两者相差150多倍。null解决存储器频带平衡方法 (1) 多个存储器并行工作(本节) (2) 设置各种缓冲存储器(第五章) (3) 采用存储系统(本章下两节)3.1.4 并行存储器主要内容: 并行访问存储器 交叉访问存储器(两种)null1、并行访问存储器 方法:把m字w位的存储器改变成为m/n字n×w位的存储器 逻辑实现: 把地址码分成两个部分,一部分作为存储器的地址,另一部分负责选择数据 主要缺点:访问冲突大 (1) 取指令冲突 (2) 读操作数冲突 (3) 写数据冲突 (4) 读写冲突null数据寄存器 MBR存储体 (m字w位)地址寄存器 MAR多路选择器存储体(m/n字nw位)MAR……一般存储器并行访问存储器null2、高位交叉访问存储器 主要目的:扩大存储器容量 实现方法:用地址码的高位区分存储体号 参数计算方法: m:每个存储体的容量 n:总共的存储体个数 j:存储体的体内地址,j=0, 1, 2, …, m-1 k:存储体的体号,k=0, 1, 2, …, n-1 存储器的地址:A=m×k+j 存储器的体内地址:Aj=A mod m 存储器的体号: Ak=向下取整(A/m)nullMBR存储体0MARMBR存储体n-1MARMBR存储体1MAR……译码器(高位)存储器地址寄存器(低位)……null3、低位交叉访问存储器 主要目的:提高存储器访问速度 实现方法:用地址码的低位区分存储体号 参数计算方法: 存储器地址A的计算公式为:A=nj+k 存储器的体内地址:Aj=向下取整(A/n) 存储器的体号:Ak=A mod n 地址是编码方法: 由8个存储体构成的主存储器的低位交叉编址方式nullMBR存储体0MARMBR存储体n-1MARMBR存储体1MAR……存储器地址寄存器(高位)译码器(低位)……null891011121314150123456724……3116…19…2332……3940……4748……5556……63主存储器数据寄存器体内地址(3位)模块地址(3位)nulln个存储体分时启动 实际上是一种采用流水线方式工作的并行存储器 理论上,存储器的速度可望提高n倍 每存储体的启动间隔t为: 其中:n为存储体个数 Tm为每个存储体的访问周期……tTm#0#1#2#n-1第三章 存储系统第三章 存储系统 3.1 存储系统原理 3.2 虚拟存储器 3.3 高速缓冲存储器 (Cache) 3.4 三级存储系统null3.2 虚拟存储器 1961年英国曼彻斯特大学Kilbrn等人提出 70年代广泛地应用于大中型计算机系统中 目前许多微型机也开始使用虚拟存储器 3.2.1 虚拟存储器 3.2.2 地址的映象和变换方法 3.3.3 加快内部地址变换速度的方法 3.3.4 页面替换算法及其实现方法 3.3.5 提高主存命中率的方法null3.2.1 虚拟存储器工作原理 把主存储器、磁盘存储器和虚拟存储器都划分成固定大小的页,主存储器的页称为实页,虚拟存储器中的页称为虚页。 一个主存地址A由两部分组成,实页号p和页内偏移d 一个虚地址Av由三部分组成,用户号U、虚页号P和页内偏移D。null内部地址变换: 多用户虚拟地址Av变换成主存实地址A 多用户虚拟地址中的页内偏移D直接作为主存实地址中的页内偏移d 主存实页号p与它的页内偏移d直接拼接起来就得到主存实地址A用户号U虚页号P页内偏移D多用户虚拟地址Av的组成实页号p页内偏移d主存地址A的组成null外部地址变换: 首先查外页表得到磁盘存储器实地址 把磁盘存储器实地址和主存储器实页号送入输入输出处理机 把要访问数据所在的一整页都从磁盘存储器调入到主存储器 3.2.2 地址的映象与变换 三种地址空间:虚拟地址空间,主存储器地址空间,辅存地址空间 地址映象: 把虚拟地址空间映象到主存地址空间nullnull地址变换:在程序运行时,把虚地址变换成主存实地址 因地址映象和变换方法不同,有三种虚拟存储器:页式虚拟存储器、段式虚拟存储器、段页式虚拟存储器 1、段式虚拟存储器 地址映象方法:每个程序段都从0地址开始编址,长度可长可短,可以在程序执行过程中动态改变程序段的长度。null主程序 (0段)1k1段2段3段0500020002000段号段长起址01k8k150016k22009k320030k08k9k16k30k程序 空间主存储器null地址变换方法: 由用户号找到基址寄存器 从基址寄存器中读出段表的起始地址 把起始地址与多用户虚地址中段号相加得到段表地址 把段表中给出的起始地址与段内偏移D相加就能得到主存实地址null0段表 长度段表 基址6As段名起始 地址装入 位段长访问 方式用户号U段号S段内偏移D多用户 虚地址主存实地址432101n-1As段表基址寄存器一个用户(一道作业)的段表null段式虚拟存储器的主要优点: (1) 程序的模块化性能好 (2) 便于程序和数据的共享 (3) 程序的动态链接和调度比较容易 (4) 便于实现信息保护 段式虚拟存储器的主要缺点: (1) 地址变换所花费的时间比较长,做两次加法运算 (2) 主存储器的利用率往往比较低 (3) 对辅存(磁盘存储器)的管理比较困难null2、页式虚拟存储器 主要优点: (1) 主存储器的利用率比较高 (2) 页表相对比较简单 (3) 地址变换的速度比较快 (4) 对磁盘的管理比较容易 主要缺点: (1) 程序的模块化性能不好 (2) 页表很长,需要占用很大的存储空间。例如:虚拟存储空间4GB,页大小1KB,则页表的容量为4M字,16MBnull0页1页2页3页页号主存页号0123用户程序主存储器页表页式虚拟存储器的地址映象nullPa装入修改主存页号标志用户号U虚页号P页内偏移D页内偏移d2pPa页表基址页表实页号pnull3、段页式虚拟存储器 用户按照程序段来编写程序,每个程序段分成几个固定大小的页。 地址变换方法: (1) 先查段表,得到该程序段的页表起始地址和页表长度, (2) 再查页表找到要访问的主存实页号, (3) 最后把实页号p与页内偏移d拼接得到主存的实地址。nullnull装入修改实页号标志用户号U段号S页内偏移页内偏移0/11pA实页号p虚页号PAs装入1修改0/1页表 地址ApAsnull4、外部地址变换 在操作系统中,把页面失效当作一种异常故障来处理。 每个用户程序都有一张外页表,虚拟地址空间中的每一页或每个程序段,在外页表中都有对应的一个存储字。 每一个存储字除了磁盘存储器的地址之外,至少还包括一个装入位。null装入磁盘实地址用户号页内偏移1虚页号外部地址 变换(软 件实现)磁盘号柱面号磁头号块号多用户 虚地址外页表null3.2.3 加快内部地址变换的方法 造成虚拟存储器速度降低的主要原因: (1) 要访问主存储器须先查段表或页表 (2) 可能需要多级页表 页表级数的计算公式: 其中: Np为页面的大小 Nv为虚拟存储空间大小 Nd为一个页表存储字的大小 例如:虚拟存储空间大小Nv=4GB,页的大小Np=1KB,每个页表存储字占null 用4个字节。计算得到页表的级数: 25625664=4M字 通常把1级页表驻留在主存储器中,2、3级页表只驻留一小部分在主存。 1、目录表 基本思想:用一个小容量高速存储器存放页表。null地址变换过程:把多用户虚地址中U与P拼接起来,相联访问目录表。读出主存实页号p,把p与多用户虚地址中的D拼接得到主存实地址。如果相联访问失败,发出页面失效请求。 主要优点:与页表放在主存中相比,查表速度快。 主要缺点:可扩展性比较差。 主存储器容量增加时,目录表的造价高,速度降低。null实页号其它标志用户号U页内偏移Dp虚页号P多用户 虚地址目录表(按内容访问的相联存储器)页内偏移d实页号p多用户虚页号U, P修改0/1主存实地址相联访问null2、快慢表 快表TLB(Translation Lookaside Buffer): 小容量(几~几十个字),高速硬件实现,采用相联方式访问 慢表:当快表中查不到时,从存放在主存储器中的慢表中查找 按地址访问,用软件实现。 快表与慢表也构成了一个两级存储系统。null实页号用户号U页内偏移Dp虚页号P多用户 虚地址快表(按内容相联访问)页内偏移d实页号p多用户虚页号U, P主存实地址实页号p装入1慢表null3、散列函数 目的:把相联访问变成按地址访问,从而加大快表容量 散列(Hashing)函数:Ah=H(Pv), 20位左右  5~8位 采用散列变换实现快表按地址访问 避免散列冲突:采用相等比较器 地址变换过程:相等比较与访问存储器同时进行null实页号用户号U页内偏移Dp虚页号P多用户 虚地址按地址访问的快表页内偏移d实页号p多用户虚页号Pv主存实地址散列变 换(硬 件实现)相等比较多用户虚页号查慢表快表地址Ah快表 命中null5、虚拟存储器举例 例3.7: IMB370/168计算机的虚拟存储器快表结构及地址变换过程。虚拟地址长36位,页面大小为4KB,每个用户最多占用4K个页面,最多允许16G个用户,但同时上机的用户数一般不超过6个。 采用了两项新的措施: 一是采用两个相等比较器 二是用相联寄存器组把24位用户号U压缩成3位nullnull3.2.4 页面替换算法及其实现方法 页面替换发生时间: 当发生页面失效时,要从磁盘中调入一页到主存。如果主存所有页面都已经被占用,必须从主存储器中淘汰掉一个不常使用的页面,以便腾出主存空间来存放新调入的页面。 评价页面替换算法好坏的: 一是命中率要高 二是算法要容易实现null页面替换算法的使用场合: (1) 虚拟存储器中,主存页面的替换,一般用软件实现 (2) Cache块替换一般用硬件实现 (3) 虚拟存储器的快慢表中,快表存储字的替换,用硬件实现 (4) 虚拟存储器中,用户基地址寄存器的替换,用硬件实现 (5) 在有些虚拟存储器中目录表的替换 1、页面替换算法 (1) 随机算法(RAND Random algorithm):null 算法简单,容易实现; 没有利用历史信息,没有反映程序的局部性,命中率低。 (2) 先进先出算法 (FIFO First-In First-Out algorithm): 比较容易实现,利用了历史信息,没有反映程序的局部性。 最先调入主存的页面,很可能也是经常要使用的页面。 (3) 近期最少使用算法 (LFU Least Frequently Used algorithm):null 既充分利用了历史信息,又反映了程序的局部性,实现起来非常困难。 (4) 最久没有使用算法 (LRU Least Recently Used algorithm): 把LRU算法中的“多”与“少”简化成“有”与“无”,实现起来比较容易。 (5) 最优替换算法 (OPT OPTimal replacemant algorithm): 是一种理想化的算法。用来作为评价其它页面替换算法好坏的标准。 在虚拟存储器中,实际上有可能采用只有FIFO和LRU两种算法。null例3.8: 一个程序共有5个页面组成,程序执行过程中的页地址流如下: P1, P2, P1, P5, P5, P1, P3, P4, P3, P4 假设分配给这个程序的主存储器共有3个页面。给出FIFO、LRU、OPT 三种页面替换算法对这3页主存的使用情况,包括调入、替换和命中等。nullnull例3.9: 一个循环程序,依次使用P1,P2,P3,P4四个页面,分配给这个程序的主存页面数为3个。FIFO、LRU和OPT三种页面替换算法对主存页面的调度情况如下图所示。在FIFO和LRU算法中,总是发生下次就要使用的页面本次被替换出去的情况,这就是“颠簸”现象。nullnull 2、堆栈型替换算法 定义: 对任意一个程序的页地址流作两次主存页面数分配,分别分配m个主存页面和n个主存页面,并且有m≤n。如果在任何时刻t,主存页面数集合Bt都满足关系:Bt(m) Bt(n),则这类算法称为堆栈型替换算法。null堆栈型算法的基本特点: 随着分配给程序的主存页面数增加,主存的命中率也提高,至少不下降。 3.2.5 提高主存命中率的方法 影响主存命中率的主要因素: (1) 程序执行过程中的页地址流分布情况 (2) 所采用的页面替换算法 (3) 页面大小 (4) 主存储器的容量 (5) 所采用的页面调度算法 以下,对后三个因素进行分析null1、页面大小与命中率的关系 页面大小为某个值时,命中率达到最大。 页面大小与命中率关系的解释:   假设At和At+1是相邻两次访问主存的逻辑地址,d=|At-At+1|。   如果d<Sp,随着Sp的增大,At和At+1在同一页面的可能性增加,即H随着Sp的增大而提高。   如果d>Sp,At和At+1一定不在同一个页面内。随着Sp的增大,主存页面数减少,页面替换将更加频繁。H随着Sp的增大而降低。null   当Sp比较小的时候,前一种情况是主要的,H随着Sp的增大而提高。   当Sp达到某一个最大值之后,后一种情况成为主要的,H随着Sp的增大而降低。   当页面大小增大时,造成的浪费也要增加。   当页面大小 减小时,页表和 页面表在主存储 器中所占的比例 将增加。null2、主存容量与命中率的关系 主存命中率H随着分配给该程序的主存容量S的增加而单调上升。 在S比较小的时候, H提高得非常快。 随着S的逐渐增 加,H提高的速 度逐渐降低。当 S增加到某一个 值之后,H几乎 不再提高。null3、页面调度方式与命中率的关系 请求式: 当使用到的时候,再调入主存 预取式:   在程序重新开始运行之前,把上次停止运行前一段时间内用到的页面先调入到主存储器,然后才开始运行程序。   可以避免在程序开始运行时,频繁发生页面失效的情况。   如果调入的页面用不上,浪费了调入的时间,占用了主存资源。第三章 存储系统第三章 存储系统现代计算机系统都以存储器为中心 在计算机运行过程中,存储器是各种信息存储和交换的中心 3.1 存储系统原理 3.2 虚拟存储器 3.3 高速缓冲存储器 (Cache) 3.4 三级存储系统null3.3 高速缓冲存储器(Cache) 3.3.1 基本工作原理 3.3.2 地址映象与变换方法 3.3.3 Cache替换算法及其实现 3.3.4 Cache的一致性问题 3.3.5 Cache的预取算法null存储系统两级存储器速度比Cache虚拟存储器要达到的目标提高速度扩大容量实现方法全部硬件软件为主 硬件为辅3~10倍105倍页(块)大小1~16字1KB~16KB等效存储容量主存储器虚拟存储器透明性对系统和 应用程序员仅对应用 程序员不命中时处理方式等待主存储器任务切换Cache存储系统与虚拟存储系统比较null3.3.1 基本工作原理块号B块内地址W主存/Cache 地址变换块号b块内地址wCacheCache替 换策略储器主存替换块装入块已满未满未命中命中数据送 CPU主存地址 来自CPUnull3.3.2 地址映象与变换方法 地址映象: 把存放在主存中的程序按照某种规则装入到Cache中,并建立主存地址与Cache地址之间的对应关系 地址变换: 当程序已经装入到Cache之后,在实际运行过程中,把主存地址变换成Cache地址 在选取地址映象方法要考虑的主要因素: 地址变换的硬件容易实现;地址变换的速度要快;主存空间利用率要高;发生块冲突的概率要小null1、全相联映象及其变换 映象规则:主存中的任意一块都可以映象到Cache中的任意一块。 如果Cache的块数为Cb,主存的块数为Mb,映象关系共有:Cb×Mb种。 用硬件实现非常复杂 在虚拟存储器中,全部用软件实现null块0Cache块1……块Cb-1块0块1……块i……块Mb-1主存储器全相联映象方式null有效位块号B块内地址主存地址目录表(由相联存储器组成,共Cb个字)主存块号BB块号b块内地址wCache块号bb相联比较命中Cache地址null2、直接映象及其变换 映象规则:主存中一块只能映象到Cache的一个特定的块中。 计算公式:b=B mod Cb,其中: b为Cache的块号, B是主存的块号, Cb是Cache的块数。 整个Cache地址与主存地址的低位部分完全相同。null块0Cache块1……块Cb-1块0……块Cb-1主存 储器直接相联映象方式块0……块Cb-1块0……块Cb-1……区0区1区Me-1null地址变换过程: 用主存地址中的块号B去访问区号存储器 把读出来的区号与主存地址中的区号E进行比较 比较结果相等, 且有效位为1, 则Cache命中 比较结果相等, 有效位为0, 表示Cache中的这一块已经作废 比较结果不相等, 有效位为0, 表示Cache中的这一块是空的 比较结果不相等, 有效位为1, 表示原来在Cache中的这一块是有用的null有效位区号E块内地址w1主存 地址区表存储器区号E (按地址访问)E块号b块内地址w命中Cache地址块号B相等比较块失效比较相等且 有效位为1, 访问Cachenull提高Cache速度的一种方法: 把区号存储器与Cache合并成一个存储器 直接映象方法的主要优点: 硬件实现很简单, 不需要相联访问存储器 访问速度也比较快, 实际上不做地址变换 直接映象方式的主要缺点: 块的冲突率较高 null有效位区号E块内地址w1按地址访问的Cache区号E块号b块内地址w相等块号B相等比较访主存数据0D0数据1D1…………数据w-1Dw-11/w…送CPUnull3、组相联映象及其变换 映象规则: 主存和Cache按同样大小划分成块,还按同样大小划分成组 从主存的组到Cache的组之间采用直接映象方式 在两个对应的组内部采用全相联映象方式nullnull组相联映象方式的优点: 块的冲突概率比较低 块的利用率大幅度提高 块失效率明显降低 组相联映象方式的缺点: 实现难度和造价要比直接映象方式高 地址变换过程: 用主存地址的组号G按地址访问块表存储器null 把读出来的一组区号和块号与主存地址中的区号和块号进行相联比较 如果有相等的,表示Cache命中 如果没有相等的,表示Cache没有命中 null组内块号b区号E块内地址W主存 地址块表E区号,组内块号B相联比较 (Gb个块)块内地址w相等Cache地址组内块号B相联比较不等组号G组内块号b组号g(1;3)(3;2)(5;0)(2;2)5null3.3.3 Cache替换算法及其实现 Cache替换算法使用的时间: 发生块失效,且可以装入新调入块的几个Cache块都已经被装满时 直接映象方式实际上不需要替换算法 全相联映象方式的替换算法最复杂nullCache替换算法要解决的问题: 1、记录每次访问Cache的块号 2、管理好所记录的Cache块号,为找出被替换的块号提供方便 3、根据记录和管理的结果,找出被替换的块号 Cache替换算法的主要特点: 全部用硬件实现3.3.4 Cache存储系统的加速比3.3.4 Cache存储系统的加速比1. 加速比与命中率的关系 Cache存储系统的加速比SP为: 其中:Tm为主存储器的访问周期, Tc为Cache的访问周期, T为Cache存储系统的等效访问周期, H为命中率。 提高加速比的最好途径是提高命中率null 加速比 SP 能够接近于期望值是: 加速比SP与命中率H的关系null2. Cache命中率与容量的关系 Cache的命中率随它的容量的增加而提高。 关系曲线可以近似地表示为:null3. Cache命中率与块大小的关系 在组相联方式中, 块大小对命中率非常敏感 块很小时,命中率很低。 随着块大小增加命中率也增加, 有一个极大值 当块非常大时, 进入Cache中的数据可能无用 当块大小等于Cache容量时, 命中率将趋近零 4. Cache命中率与组数的关系 在组相联方式中, 组数对命中率的影响很明显 随着组数的增加,Cache的命中率要降低。 当组数不太大时(小于512), 命中率的降低很少 当组数超过一定数量时, 命中率的下降非常快null Cache命中率与块大小的关系null3.3.4 Cache的一致性问题 本节讨论的内容仅限于单处理机、单存储器 造成Cache与主存的不一致的原因: (1) 由于CPU写Cache,没有立即写主存 (2) 由于IO处理机或IO设备写主存 Cache的更新算法 (1) 写直达法(写通过法), Write-through CPU在执行写操作时,把数据同时写入Cache和主存。 (2) 写回法 (抵触修改法)Write-Back CPU数据只写入Cache,不写入主存nullCPUX’I/OXCache主存储器CPUX’I/OXCache主存储器(a) CPU写Cache(b) I/O写主存Cache与主存不一致的两种情况null 仅当替换时,才把修改过的Cache块写回到主存 写回法与写直达法的优缺点比较: (1) 可靠性,写直达法优于写回法 (2) 与主存的通信量, WB少于WT 例如:写操作占总访存次数的20%, Cache命中率为99%, 每块4个字。当Cache发生块替换时, 有30%块需要写回主存, 其余的因未被修改过而不必写回主存。则对于WT法, 写主存次数占总访存次数的20%。而WB法为(199%) 30%4=1.2%。因此, WB法与主存的通信量要比WT法少10多倍。null(3) 控制的复杂性, 写直达法比写回法简单 (4) 硬件实现的代价, 写回法要比写直达法好 写Cache的两种方法: (1) 不按写分配法:在写Cache不命中时,只把所要写的字写入主存。 (2) 按写分配法:在写Cache不命中时,还把一个块从主存读入Cache。 目前,在写回法中采用按写分配法,在写直达法中采用不按写分配法。null3.3.5 Cache的预取算法 预取算法有如下几种: (1) 按需取:在出现Cache不命中时,把一个块取到Cache中来 (2) 恒预取:无论Cache是否命中,都把下一块取到Cache中 (3) 不命中预取:当Cache不命中,把本块和下一块取到Cache中 主要考虑因素: 命中率的提高 Cache与主存之间通信量的增加null从模拟实验的结果看: 采用恒预取能使Cache的不命中率降低75~85% 采用不命中预取能使Cache的不命中率降低30~40%第三章 存储系统第三章 存储系统现代计算机系统都以存储器为中心 在计算机运行过程中,存储器是各种信息存储和交换的中心 3.1 存储系统原理 3.2 虚拟存储器 3.3 高速缓冲存储器 (Cache) 3.4 三级存储系统null3.4 三级存储系统 在大部分计算机系统中,既有虚拟存储器,也有Cache存储系统。 存储系统可以有多种构成方法 不同的构成只是实现技术不同Cache系统程序员看主存储器速度接近Cache 的速度,存储容 量是主存的容量 每位价格接近主 存储器Cache存储系统null主存 储器应用程序员看磁盘 存储器速度接近主存储 器的速度,存储 容量是虚拟地址 空间,每位价格 接近磁盘存储器虚拟存储系统Cache主存储器磁盘存储器一种三级存储系统Cache磁盘存储器一种新的二级存储系统null存储系统的几种组织方式: 1、两个存储系统的组织方式:物理地址Cache存储系统;目前的大部分处理机均采用这种两级存储系统。CPU虚拟 地址MMUCache主存 储器物理 地址数据或指令物理地址null2、一个存储系统组织方式:虚拟地址Cache存储系统;如Intel公司的i860等处理机采用这种组织方式。 3、全Cache系统。没有主存储器,Cache-磁盘存储系统。CPU虚拟地址MMUCache主存 储器数据或指令物理 地址数据 或指令null本 章 重 点 1、存储系统的定义及主要性能 2、并行存储器和无冲突访问存储器的工作原理 3、虚拟存储系统的工作原理 4、虚拟存储器中加快地址变换的方法 5、虚拟存储系统的页面替换算法null6、Cache存储系统地址映象及变换方法 7、Cache存储系统的块替换算法 8、Cache存储系统的一致性问题 练习题: 3.1 3.3 3.7 3.13 3.15 3.18 3.19
/
本文档为【系统结构Chpt3】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。 本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。 网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。

历史搜索

    清空历史搜索