为了正常的体验网站,请在浏览器设置里面开启Javascript功能!
首页 > 数字系统设计verilog HDL 第 版 王金明

数字系统设计verilog HDL 第 版 王金明

2020-03-06 20页 pdf 3MB 3阅读

用户头像 个人认证

海军

暂无简介

举报
数字系统设计verilog HDL 第 版 王金明第3章QuartusPrime使用指南3.1QuartusPrime原理图设计n3.1.1半加器原理图设计输入QuartusPrime的主界面QuartusPrime的主界面3.1.1半加器原理图设计输入QuartusPrime的主界面输入元件3.1.1半加器原理图设计输入QuartusPrime的主界面半加器电路图3.1.1半加器原理图设计输入QuartusPrime的主界面使用NewProjectWizard创建工程3.1.1半加器原理图设计输入QuartusPrime的主界面设置Directory,Name,Top-Le...
数字系统设计verilog HDL 第 版 王金明
第3章QuartusPrime使用指南3.1QuartusPrime原理图设计n3.1.1半加器原理图设计输入QuartusPrime的主界面QuartusPrime的主界面3.1.1半加器原理图设计输入QuartusPrime的主界面输入元件3.1.1半加器原理图设计输入QuartusPrime的主界面半加器电路图3.1.1半加器原理图设计输入QuartusPrime的主界面使用NewProjectWizard创建工程3.1.1半加器原理图设计输入QuartusPrime的主界面设置Directory,Name,Top-LevelEntity对话框3.1.1半加器原理图设计输入QuartusPrime的主界面将设计文件加入当前工程中3.1.1半加器原理图设计输入QuartusPrime的主界面选择目标器件3.1.1半加器原理图设计输入QuartusPrime的主界面选择综合器、仿真器3.1.1半加器原理图设计输入QuartusPrime的主界面工程信息汇总显示3.1.21位全加器设计输入QuartusPrime的主界面创建元件符号对话框3.1.21位全加器设计输入QuartusPrime的主界面1位全加器原理图3.1.31位全加器的编译QuartusPrime的主界面n选择菜单Processing→StartCompilation,或者单击按钮,即启动了完全编译,完全编译包括如下5个过程:n与综合(Analysis&Synthesis);n适配(Fitter);n装配(Assembler);n定时分析(TimeQuestTimingAnalysis);n网文件提取(EDANetlistWriter)。3.1.31位全加器的编译QuartusPrime的主界面编译信息汇总3.1.41位全加器的仿真QuartusPrime的主界面建立QuartusPrime和Modelsim的链接3.1.41位全加器的仿真QuartusPrime的主界面设置仿真文件的格式和目录3.1.41位全加器的仿真QuartusPrime的主界面自动生成的TestBench文件3.1.41位全加器的仿真QuartusPrime的主界面对TestBench进一步设置3.1.41位全加器的仿真QuartusPrime的主界面1位全加器时序仿真波形图3.1.51位全加器的下载n本例针对的下载板为DE2-115,故目标器件应为:EP4CE115F29C7。n选择菜单Assignments→PinPlanner,在PinPlanner对话框中,进行引脚的锁定。nA→PIN_AB28SW0(拨动开关)nB→PIN_AC28SW1(拨动开关)nCIN→PIN_AC27SW2(拨动开关)nSUM→PIN_E21LEDG0(LED灯)nCOUT→PIN_AB28LEDG1(LED灯)3.1.51位全加器的下载QuartusPrime的主界面编程下载窗口第3章QuartusPrime使用指南3.2基于IP核的设计QuartusPrime的主界面LPM_COUNTER模块命名n3.2.1用LPM_COUNTER设计模24方向可控计数器3.2.1用LPM_COUNTER设计模24方向可控计数器QuartusPrime的主界面启动MegaWizardPlug-InManager,对LPM_COUNTER模块进行参数设置3.2.1用LPM_COUNTER设计模24方向可控计数器QuartusPrime的主界面模24方向可控计数器原理图3.2.1用LPM_COUNTER设计模24方向可控计数器QuartusPrime的主界面模24方向可控计数器门级仿真波形图3.2.2用LPM_ROM模块实现4×4无符号数乘法器QuartusPrime的主界面SaveIPVariation对话框3.2.2用LPM_ROM模块实现4×4无符号数乘法器QuartusPrime的主界面基于lpm_rom实现的4×4无符号数乘法器原理图3.2.2用LPM_ROM模块实现4×4无符号数乘法器QuartusPrime的主界面ROM存储器的存储在*.mif文件中3.2.2用LPM_ROM模块实现4×4无符号数乘法器QuartusPrime的主界面4×4无符号数乘法器波形仿真结果第3章QuartusPrime使用指南3.3SignalTapII的使用方法nQuartusPrime的嵌入式逻辑分析仪SignalTapII为设计者提供了一种方便高效的硬件测试手段,它可以随设计文件一起下载到目标芯片中,捕捉目标芯片内信号节点或总线上的数据,将这些数据暂存于目标芯片的嵌入式RAM中,然后通过器件的JTAG端口将采到的信息和数据送到计算机进行显示,供用户分析。QuartusPrime的主界面调入待测信号3.3SignalTapII的使用方法QuartusPrime的主界面SignalTapII参数设置窗口3.3SignalTapII的使用方法QuartusPrime的主界面SignalTapII数据窗口显示的实时采样的信号波形3.3SignalTapII的使用方法第3章QuartusPrime使用指南QuartusPrime的主界面编译器设置3.4QuartusPrime的优化设置与时序分析QuartusPrime的主界面查看DesignAssistant3.4QuartusPrime的优化设置与时序分析QuartusPrime的主界面资源优化指导(ResourceOptimizationAdvisor)3.4QuartusPrime的优化设置与时序分析3.1基于QuartusPrime软件,用D触发器设计一个2分频电路,并做波形仿真,在此基础上,设计一个4分频和8分频电路,做波形仿真。1.4数字系统的实现方式有哪些?各有什么优缺点?3.2基于QuartusPrime软件,用74161设计一个模10计数器,并进行编译和仿真。3.3基于QuartusPrime软件,用74161设计一个模99的计数器,个位和十位都采用8421BCD码的编码方式设计,分别用置0和置1两种方法实现,完成原理图设计输入、编译、仿真和下载整个过程。3.5基于QuartusPrime软件,用74283(4位二进制全加器)设计实现一个8位全加器,并进行综合和仿真,查看综合结果和仿真结果。
/
本文档为【数字系统设计verilog HDL 第 版 王金明】,请使用软件OFFICE或WPS软件打开。作品中的文字与图均可以修改和编辑, 图片更改请在作品中右键图片并更换,文字修改请直接点击文字进行修改,也可以新增和删除文档中的内容。
[版权声明] 本站所有资料为用户分享产生,若发现您的权利被侵害,请联系客服邮件isharekefu@iask.cn,我们尽快处理。 本作品所展示的图片、画像、字体、音乐的版权可能需版权方额外授权,请谨慎使用。 网站提供的党政主题相关内容(国旗、国徽、党徽..)目的在于配合国家政策宣传,仅限个人学习分享使用,禁止用于任何广告和商用目的。

历史搜索

    清空历史搜索